Πάτσης Γεώργιος

patsis

             

 Γραφείο: 

 Τηλ. Γραφείου:

 Εργαστήριο: 

 Τηλ. Εργαστηρίου:

 Fax:

 E-mail: Αυτή η διεύθυνση ηλεκτρονικού ταχυδρομείου προστατεύεται από τους αυτοματισμούς αποστολέων ανεπιθύμητων μηνυμάτων. Χρειάζεται να ενεργοποιήσετε τη JavaScript για να μπορέσετε να τη δείτε.

 Ιστοσελίδα:

Σπουδές

1999 - Διδακτορικό στην επιστήμη της Φυσικής, ΣΕΜΦΕ, ΕΜΠ

1998 - Μεταπτυχιακή ειδίκευση στον Ηλεκτρονικό Αυτοματισμό, Τμήμα Πληροφορικής, ΕΚΠΑ

1997 - Μεταπτυχιακή ειδίκευση στη Μικροηλεκτρονική, ΕΚΕΦΕ Δημόκριτος και Τμήμα Πληροφορικής, ΕΚΠΑ

1995  - Πτυχίο Φυσικής, Τμήμα Φυσικής, Σχολή Θετικών Επιστημών, ΕΚΠΑ

________________________________________________________________________________________________________________________________________

Ερευνητικά Ενδιαφέροντα

  • Σχεδίαση – προσομοίωση – κατασκευή ολοκληρωμένων κυκλωμάτων
  • Αναλογικά / Ψηφιακά Ηλεκτρονικά
  • Αλγόριθμοι / Μοντελοποίηση / Προγραμματισμός
  • Αριθμητική Ανάλυση

________________________________________________________________________________________________________________________________________

Αντιπροσωπευτικές Δημοσιεύσεις

  1. Evolution of Resist Roughness during Development: Stochastic Simulation and Dynamic Scaling Analysis, V. Constantoudis, G. P. Patsis, and E. Gogolides, J. Micro/Nanolith. MEMS MOEMS 9, 41207 (2011).
  2. Performance simulation, realization and evaluation of capacitive sensor arrays for the real time detection of volatile organic compounds, P. Oikonomou, G.P. Patsis, A. Botsialas, K. Manoli, D. Goustouridis, N.A. Pantazis, A. Kavadias, E. Valamontes, Th. Ganetsos, M. Sanopoulou, I. Raptis, Microelec. Engin. 88(8), 2395 (2011)
  3. Chemocapacitance response simulation through polymer swelling and capacitor modeling, P. Oikonomou, A. Salapatas, K. Manoli, K. Misiakos, D. Goustouridis, E. Valamontes, M. Sanopoulou, I. Raptis, G. P. Patsis, Procedia Engineering, Volume 25, 2011, Pages 423-426.
  4. Hybrid integration of microfabricated chemcapacitor arrays with miniaturized read-out electronics towards low-power gas sensing module, P. Oikonomou, G. P. Patsis, K. Manoli, D. Goustouridis, E. Valamontes, N. Pantazis, M. Sanopoulou, I. Raptis, Procedia Engineering, Volume 25, 2011, Pages 1117-1120.
  5. Simulation and Experimental Evaluation of Gas Mass Flow Transfer Rate in Microchannels, G. P. Patsis, K. Ninos, D. Mathioulakis, and G. Kaltsas, Procedia Engineering, Volume 25, 2011, Pages 447-450.
  6. Fractals and device performance variability: The key role of roughness in micro and nanofabrication Pages 121-125 V. Constantoudis, G.P. Patsis, E. Gogolides Microelec. Engin. Volume 90, Pages 1-172 (February 2012)
  7. Chemocapacitor performance modeling by means of polymer swelling optical measurements, P. Oikonomou, A. Botsialas, K. Manoli, D. Goustouridis, E. Valamontes, M. Sanopoulou, I. Raptis, G.P. Patsis, Sensors and Actuators B: Chemical, Volumes 171–172, August–September 2012, Pages 409-415.
  8. Modelling and evaluation of a thermal microfluidic sensor fabricated on plastic substrate, G. P. Patsis, A. Petropoulos, G. Kaltsas in Microsystem Technologies 18(3) 359 (2012).
  9. Room temperature analysis of Ge p+/n diodes reverse characteristics fabricated by platinum assisted dopant activation, V. I.-Sougleridis, N. Poulakis, P. Dimitrakis, P. Normand, G. P. Patsis, A.Dimoulas, E. Simoen Solid-State Electronics, Volume 81, March 2013, Pages 19-26 (2013).
  10. Gas-mass-flow transfer-rate simulation and experimental evaluation in microchannels, G. P. Patsis, K. Ninos, D. Mathioulakis, and G. Kaltsas, Microsystem Technologies: Volume 19, Issue 12 Page 1919-1925 (2013).
  11. Process-simulation-flow and metrology of VLSI layout fine-features, G. P. Patsis, IOSR Journal of VLSI and Signal Processing, vol. 7, no. 6, 2017, pp. 23-28.
  12. VHDL-AMS macromodels of MOSFET. Consideration of gate length variability and single-electron-transistors, G. P. Patsis, IOSR Journal of VLSI and Signal Processing , vol. 7, no. 6, 2017, pp. 29-33.
  13. Basic topologies of MOS single-stage amplifiers. DC analysis for maximum input-voltage swing and amplification, G. P. Patsis, IOSR Journal of VLSI and Signal Processing, vol. 8, no. 1, 2018, pp. 47-59.
  14. MOSFET EKV Verilog-A model implementation in Genesys, G. P. Patsis, IOSR Journal of VLSI and Signal Processing, vol. 8, no. 2, 2018, pp. 73-86.
  15. Educational Introduction to VLSI Layout Design with Microwind, G. P. Patsis, IOSR Journal of VLSI and Signal Processing, vol. 8, no. 5, 2018, pp. 18-29.
  16. Educational Introduction to CMOS Circuit Design with Texas Instrument ANalyzer (TINA). Applications in Design of Digital CMOS Gates G. P. Patsis, IOSR Journal of VLSI and Signal Processing, vol. 8, no. 5, 2018, pp. 39-48.

________________________________________________________________________________________________________________________________________

Προπτυχιακά μαθήματα

  • Σχεδίαση CMOS – VLSI
  • Σχεδίαση Ψηφιακών Συστημάτων
  • Αλγόριθμοι και Δομές Δεδομένων

________________________________________________________________________________________________________________________________________

Μεταπτυχιακά μαθήματα

  • Μαθηματική Μοντελοποίηση Φυσικών Συστημάτων (Μεταπτυχιακό: «Διαδίκτυο των Πραγμάτων», ΠΑΔΑ) (A’ εξάμηνο)

________________________________________________________________________________________________________________________________________

Βιογραφικό Σημείωμα

pdf

el_menu